Page 21 - circuitos Digitales
P. 21
Robinson Jiménez Moreno | Javier Eduardo Martínez Baquero | César Augusto Romero Molano
Figura 1-5. Visualización del módulo de la compuerta NOT
compnot:1
inv
D I O F
F1
u0
Fuente: pantallazo del software ISE 14.7 de Xilinx
Figura 1-6. Visualización del módulo de la compuerta AND
compand:1
and2
A1 I1
O B
A0 I0
B1
u3
Fuente: pantallazo del software ISE 14.7 de Xilinx
A continuación, se implementa el módulo principal del proyecto, en el
cual se van a utilizar los módulos anteriores para implementar el circuito
lógico de la figura 1-4, donde se usa dos veces el módulo compnot y tres
veces el compand, de acuerdo con el diseño expuesto. La implementación se
muestra en el código 1-3.
[ 19 ]