Page 8 - circuitos Digitales
P. 8
| Diseño de circuitos digitales usando VHDL y tarjeta Nexys 3
LISTA DE FIGURAS
Figura 1-1. Primera visualización de ISE 14.7. ..................................................... 14
Figura 1-2. Creación de proyecto de ISE 14.7. ..................................................... 15
Figura 1-3. Caracterización de placa Nexys 3. ..................................................... 16
Figura 1-4. Circuito resultante del decodificador 2 a 4. ...................................... 17
Figura 1-5. Visualización del módulo de la compuerta NOT. .............................. 19
Figura 1-6. Visualización del módulo de la compuerta AND. .............................. 19
Figura 1-7. Módulo principal para el decodificador. ............................................ 21
Figura 1-8. Submódulos para el decodificador .................................................... 22
Figura 2-1. Visualización del módulo para el codificador genérico. ................... 25
Figura 2-2. Simulación del codificador. ................................................................ 26
Figura 2-3. Visualización del módulo decodificador genérico. ........................... 28
Figura 2-4. Simulación de decodificado. .............................................................. 29
Figura 2-5. Display de 7 segmentos (compic.es, 2016). ..................................... 29
Figura 2-6. Visualización del módulo display genérico ....................................... 32
Figura 2-7. Simulación del decodificador para el display de 7 segmentos. ....... 33
Figura 2-8. Visualización del módulo multiplexor. ............................................... 35
Figura 2-9. Simulación de multiplexor. ................................................................. 36
Figura 2-10. Visualización del módulo demultiplexor. ........................................... 37
Figura 2-11. Simulación de demultiplexación. ....................................................... 38
Figura 2-12. Visualización del módulo comparador genérico. ............................. 40
Figura 2-13. Simulación del comparador. ............................................................... 41
Figura 2-14. Visualización del módulo conversor de binario a BCD. .................... 44
Figura 2-15. Simulación del conversor binario a BCD con valores iniciales. ....... 44
Figura 2-16. Simulación del conversor binario BCD con valores intermedios y
delimitación de unidades y decenas. ................................................ 44
Figura 2-17. Visualización general de entradas y salidas del módulo principal..... 48
Figura 2-18. Visualización interna e interconexión de todos los módulos. ......... 49
Figura 2-19. Simulación para binario decimal números positivos. ...................... 49
Figura 2-20. Simulación para binario decimal números negativos. ..................... 49
Figura 2-21. Visualización general de entradas y salidas del módulo principal..... 53
Figura 2-22. Visualización interna e interconexión de todos los módulos. ......... 54
Figura 2-23. Simulación de bus de datos. .............................................................. 54
Figura 3-1. Circuito 1 sumador completo. ............................................................ 57
Figura 3-2. Módulo sumador completo. ............................................................... 58
Figura 3-3. Simulación de sumador completo. .................................................... 59
Figura 3-4. Circuito 2 sumador ripple carry sin signo. ......................................... 60
Figura 3-5. Módulo sumador ripple carry sin signo forma 1. .............................. 62
Figura 3-6. Sumador ripple carry sin signo forma 2. ........................................... 64
[ 6 ]