Page 7 - circuitos Digitales
P. 7

Robinson Jiménez Moreno  |  Javier Eduardo Martínez Baquero  |  César Augusto Romero Molano



                                          TABLA DE CONTENIDO

                  Lista de figuras    ...............................................................................................  6
                  Lista de tablas    ...............................................................................................  8
                  Lista de códigos    ...............................................................................................  9
                  Agradecimientos    ...............................................................................................  11
                  Introducción      ...............................................................................................  12

                  Capítulo I.   Uso de ISE 14.7 de Xilinx .................................................................  13
                     1.  Introducción al software ISE 14.7 de Xilinx ...............................................  14
                        1.1   Inicialización del software ISE ........................................................  14
                        1.2  Creación de un nuevo proyecto .......................................................  15
                  Capítulo II.   Diseño de circuitos combinaciones de media integración ...........  23
                     2.  Circuitos combinacionales..........................................................................  24
                        2.1   Codificador genérico de n bits ........................................................  24
                        2.2   Decodificador genérico de n bits ....................................................  27
                        2.3   Decodificador para display de 7 segmentos ..................................  29
                        2.4.   Multiplexor genérico de n bits .........................................................  33
                        2.5.   Demultiplexor genérico de n bits ....................................................  36
                        2.6.   Comparador genérico de n bits .......................................................  39
                        2.7.   Conversión de binario a BCD ...........................................................  41
                        2.8.   Conversión de binario a decimal .....................................................  44
                        2.9.  Aplicación de bloques combinacionales (bus de datos) ..............  50

                  Capítulo III   Diseño de circuitos lógicos aritméticos .........................................  55
                     3.  Circuitos lógicos aritméticos ......................................................................  56
                        3.1.   Sumador completo ..........................................................................  56
                        3.2.   Sumador ripple carry sin signo .......................................................  59
                             3.2.1.  Primera forma ripple carry sin signo ..................................  59
                             3.2.2.  Segunda forma ripple carry sin signo .................................  62
                        3.3.   Sumador ripple carry con signo ......................................................  65
                        3.4.   Sumador carry look ahead ..............................................................  68
                        3.5.   Complemento a uno con habilitador ..............................................  74
                        3.6.   Sumador restador ripple carry sin signo ........................................  78
                        3.7.   Sumador restador ripple carry con signo .......................................  84
                        3.8.   Sumador BCD ...................................................................................  88
                             3.8.1.  Módulo solución sumador BCD de 1 bit .............................  88
                             3.8.2.  Módulo solución sumador BCD de 2 bits ...........................  96
                        3.9.   Multiplicador paralelo de 4 bits .......................................................  98
                        3.10.  Contador de bits ...............................................................................  101

                  Referencias bibliográficas .......................................................................................    105








                                                  [  5  ]
   2   3   4   5   6   7   8   9   10   11   12